CM-PFE 1SVR550824R9100
发布时间:2019-01-07 16:28:03点击率:
0

CM-PFE1SVR550824R9100 CM-PFE1SVR550824R9100 设计原理: 本次的设计主要是一个简单的二选一数据选择器,我们的设计主 二进制中只有0和1两个状态,可以表示0、1两种状态的电子器件很多,如开关的接通和断开,晶体管的导通和截止、磁元件的正负剩磁、电位电平的低与高等都可表示0、1两个数码。使用二进制,电子器件具有实现的可行性。 二进制数的运算法则少,运算简单,使计算机运算器的硬件结构大大简化。由于二进制0和1正好和逻辑代数的假(false)和真(true)相对应,有逻辑代数的理论基础,用二进制表示二值逻辑很自然。电子器件中,所有的数据都是用二进制来表示的。 2. BCD 码 BCD码(Binary-CodedDecimal)亦称二进码十进数或二-十进制代码。用 4 位二进制数来表示 1 位十进制数中的 0~9 这 10 个数码。BCD 码是一种二进制的数字编码形式,用二进制编码的十 进制代码。BCD 码这种编码形式利用了四个位元来储存一个十进 制的数码,使二进制和十进制之间的转换得以快捷的进行。 3. 实现方法 1) 对 10 求余法 将需要转换的数字除以“权”,然后对 10 求余,得出数字各个位上的数字。例如:8’b1000_0000(10 进制中的 128),将此数字对 10 求余,得出个位“8”,然后将“8”赋给的 4 位。将此数字(128)除以 10,得出 12(在 FPGA 计算中,自动取整),对 10 求余,然后得出十位“2”,把“2”赋给次低的 4 位。将此数字(128)除以 100,得出 1,对 10 求余,然后得出百位“1”, 把“1”赋给另外的 4 位。这样就转换出了 BCD 码。 这类方法中,利用了大量的除法和求余,占用了大量的逻辑资源。但是,实现比较简单,如果芯片的逻辑资源足够的话,可以 采取使用这种方法。 CM-PFE1SVR550824R9100 6ES7223-1PH22-0XA8EM2238入24VDC/8出继电器
6ES7223-1BL22-0XA8EM22316入/16出24VDC,开关量
6ES7223-1PL22-0XA8EM22316入24VDC/16出继电器
6ES7223-1BM22-0XA8EM22332入/32出24VDC,开关量
6ES7223-1PM22-0XA8EM22332入24VDC/32出继电器
6ES7231-0HC22-0XA8EM2314入*12位精度,模拟量
6ES7231-7PB22-0XA8EM2312入*热电阻,模拟量
6ES7231-7PD22-0XA8EM2314入*热电偶,模拟量
6ES7232-0HB22-0XA8EM2322出*12位精度,模拟量
6ES7235-0KD22-0XA8EM2354入/1出*12位精度,模拟量
6ES7277-0AA22-0XA0EM277PROFI-DP接口模块
6GK7243-2AX01-0XA0CP243-2AS-i接口模块
6ES7253-1AA22-0XA0EM253位控模块
6ES7241-1AA22-0XA0EM241调制解调器模块
6GK7243-1EX00-0XE0CP243-1工业以太网模块
6GK7243-1GX00-0XE0CP243-1IT工业以太网模块
附件
6ES7291-8GF23-0XA0MC291,新CPU22x存储器盒,64K
返 回
免责声明:以上所展示的信息由企业自行提供,内容的真实性、准确性和合法性由发布企业负责,塑胶五金网对此不承担任何保证责任