1785-ENET
发布时间:2019-03-07 10:28:22点击率:
1785-
1785-
供电的FPGA看起来像一个完整的系统供电。电源设计工程师面临的3到15的电压轨供给(有时甚至更多)的挑战;而这仅仅是开始。 FPGA是通常制造的使用需要低核心电压的 晶片制造技术,但是电源也必须供电多个导轨特种块和电路,提供多个电压电平,对于高功率模块供给额外的电流,和满足噪声敏感元件的要求。
只是为了让事情变得更加复杂,甚至FPGA的同一制造商可以差别很大,使其成为重要的是,工程师选择每个芯片的 电源。这样的选择取决于多种因素,诸如电压和功率需求为每个导轨,导轨‘排序要求,以及系统的电源管理的需要。
在设计一个FPGA电源的 步骤是确定各个电压轨和他们的要求。 FPGA供应商通常会提供一个“销单”,用于指定每个供电引脚连接到设备的电压轨的电压电平。
FPGA的轨道在根据块被供电在几个不同的电压运行。要求通常包括核心(供电的内部逻辑阵列),I / O(驱动所述I / O缓冲器可以在银行被分组,从一个不同的电压的每个操作),锁相环(PLL)(供电中的PLL核心),以及收发器(供给收发器,接收器和发射器中的数字和模拟电路)。
一旦个人电压轨已经确定,下一步是计算的电流消耗依次在每个轨道上。目前抽签共享轨应在分析被添加到铁路上来,总该铁路。 FPGA厂商通常提供的在线计算器用于这一目的。接着,工程师应当加起来所有构成FPGA的,以便准确地估计整个芯片的功耗的元件的功率消耗。
计算的功率消耗后,下一步骤是检查规范电压变化容限和 大电压纹波为每个轨道。这些参数通常可以在FPGA中的数据表中找到。
负载调节规范确定的范围内(以mV)以内的电压调节器的输出可能偏离了负载的变化。一个典型的规范负载调整为±5 mV时,如果电源是由开关型DC-DC电压转换器导出(“开关稳压器”)。这仅仅是一个,如果在1.2 V指定的电压轨0.4%的偏差
电压纹波从峰到峰测量以mV,其大小依赖于的电压调节器提供所分析的特定轨道的设计。输出滤波严重影响电压 - (电流)纹波性能。 (见技术专区的文章“电容的选择是关键,以良好的电压调节器设计”。)大多数FPGA承受高达2%或轨电压,这是非常现代的开关稳压器的能力范围之内的好电压纹波。
1785-
FCM10EF
GCIO
FOXBORO P0960HA
FOXBORO P0700WB
FOXBORO P0971WV
FOXBORO P0903ZE
FBM07 CM400YH
FBM03 P0400YD
FBM09 CM400YK
CMP10 P0400VP
FOBORO P0400VT
P0960JA CP40
P0951AP FOR FBC21
P0951BA-0E FBP10
P0951EA FBC07
P0960GC WP30
P0961BC CP40B
Foxboro I/A P0912HM
Foxboro I/A P0913ED
Foxboro I/A P0911ZZ
Foxboro I/A P0911VW MIW GCIO
Foxboro I/A P0911AC
Foxboro I/A P0904AJ



