Lenze Port ETCHN
发布时间:2019-03-06 14:31:45点击率:
0

LenzePortETCHN LenzePortETCHN 凭借在市场中数十亿的端口数量,通用串行总线B)成为实现主机与外设之间千兆位以下连接的接口。不过,由B规范有着严格的浪涌电流和稳态工作电流限值要求,因此由总线供电的器件应用经常忽视FPGA,而是更愿意采用性能和灵活性都不及FPGA的微控制器解决方案。 随着赛灵思低功耗系列器件中成员ArTIx-7 的问世,这种情况将不复存在。通过严加注意系统级功率转换效率和排序,并使用VivadoDesignSuite中的功耗估算和优化工具,设计人员能够克服这些挑战性限制,从而实现高性能、紧密集成的并由总线供电的定制器件。 让我们来看一下如何以 ArTIx-7 MicroBlaze平台为基础构建由总线供电B2.0高速器件。在Anritsu公司,我们成功利用该方案开发出一款的微波功率测量产品。该新产品设计采B2.0高速接口,相比前一代采B全速微控制器解决方案的产品而言,显著提高了测量吞吐量。更高的测量吞吐量可缩短制造生产测试应用的测试时间。终可帮助客户节约成本 LenzePortETCHN Anritsu项目中,我们必须要克服的主要障碍是500毫安(额定5V)的稳态电流消耗限值。因此,我们的系统设计方案以功耗预算为中心。我们将数据手册上电流消耗的典型值和大值制成功率预算电子数据表。 功率预算中的大部分是针对200MB的小片外存储器需求。适合此需求的是标准4GbLPDDR2器件。我们利用厂商应用指南提供的详细方法生成该器件的电流消耗估算,并应用估算的数据流配置文件。我们还利用XilinxPowerEsTImator(XPE)等工具,通过假设功能、时钟速率和触发率,对各种可编程器件及其它解决方案进行了评估。 我们确定了几款备选器件,并且利用MicroBlaze、存储器控制器(使用存储器接口生成器(MIG))构建出完整系统的子系统,再使用Vivado的IPIntegrator工具添加各种外设的接口模块,以精确功耗、尺寸和I/O估算值。我们快速获得可综合目标,并利用Vivado功耗报告精算功耗大小。 由于MIG本身不提供到LPDDR2器件的AXI本地连接,因此我们过后自己开发该链路。在我们的AXI层(shim)做好之前,我们使用MIG生成的LPDDR2实例设计进行初步的功耗估算和尺寸调整。图1给出了得到的系统架构。 ·成就客户—我们致力于每位客户的满意和成功。
·创业创新—我们追求对客户和公司都至关重要的创新,同时快速而高效地推动其实现。
·诚信正直—我们秉持信任、诚实和富有责任感,无论是对内部还是外部。
·多元共赢—我们倡导互相理解,珍视多元性,以全球视野看待我们的文化。
--------------------
联系人:欧工
手机:18030229050
电话:0592-5709821
QQ3151326358
邮箱3151326358@qq
1762-OF4
1762-OV32T
1762-OW16
1762-OW8
1762-OX6I
1762-RTC
1768B
1768BR
1768-ENBT
1768-EWEB
1768-L43
1768-L43S
1768-L45
1768-L45S
1768-M04SE
1768-PA3
1768-PB3
1769-ADN
1769-AENTR
1769-ARM
1769-ASCII
1769-BOOLEAN
1769-HSC
1769-IA16
返 回
免责声明:以上所展示的信息由企业自行提供,内容的真实性、准确性和合法性由发布企业负责,塑胶五金网对此不承担任何保证责任